1. Kondisi [kembali]
Ubahlah output seven segmen menjadi common katoda
2. Gambar Rangkaian [kembali]
3.Video Simulasi [kembali]
4.Prinsip Kerja [kembali]
Pada percobaan 3 kondisi 1 ini memiliki 6 buah saklar sw-spdt yang mana kaki atasnya terhubung ke vcc dan kaki bawahnya terhubung ke ground. terdapat dua buah ic yaitu ic 74192 yang mana IC 74192 adalah sebuah ic counter up dan juga bisa digunakan sebagai counter down yang output nya berupa data BCD (binary coded decimal) yaitu 4 buah output yang mewakili bilangan biner.
inputan ic ini yaitu D0-D3 yang terhubung ke swicth 1 hingga swicth 4. sementara untuk pin up yang mana berfungsi sebagai input clock untuk mencacah naik terhubung ke logicprobe. pin DN yang mana berfungsi input clock untuk mencacah turun yang terhubung ke gerbang or. selanjutnya ada pin PL yang merupakan load terhubung ke switch 5 dan pin MR yang merupakan clear terhubung ke switch 6.
sementara untuk output dari ic ini merupakan Q0-Q3 yang mana terhubung ke gerbang NOR dan juga ke ic 74LS47 yang mana dapat digunakan dalam rangkaian counter up/down sebagai penerjemah bilangan biner dari ic sebelumnya. hasil yang diterjemahkan akan diubah dalam bentuk bilangan desimal yang dibaca pada keluaran seven segmen. dan untuk inputan ic74ls47 ini itu ABCD yang terhubung ke ic 74192, sementara untuk pin BI/RBO berfungsi untuk menahan data output ke penampil 7 segmen (disable output), jalur RBO ini akan aktif pada saat diberikan logika LOW . pin RBI berfungsi untuk menahan sinyal input (disable input), jalur RBI akan aktif bila diberikan logika LOW dan pin LT berfunsi untuk menyalakan semua led pada penampil 7 segmen, jalur LT akan aktif pad saat diberikan logika LOW pada jalur LT tersebut . Ketiga pin ini terhubung ke logic probe. sementara untuk outputnya terhubung ke seven segment.
Tidak ada komentar:
Posting Komentar